oarder_bg

produkten

5CEFA5F23I7N Cyclone® VE Field Programmable Gate Array (FPGA) IC 240 5001216 77000 484-BGA

koarte beskriuwing:

De Cyclone® V-apparaten binne ûntworpen om tagelyk de krimpende enerzjyferbrûk, kosten en tiid-to-merkeasken te foldwaan;en de tanimmende bânbreedte easken foar hege folume en kosten-gefoelige applikaasjes.Ferbettere mei yntegreare transceivers en hurde ûnthâldkontrôles, binne de Cyclone V-apparaten geskikt foar tapassingen yn 'e yndustriële, draadloze en draadline, militêre en automerken.

Produkt Detail

Produkt Tags

Produkt Attributen

TYPE ILLUSTRearje
kategory Field Programmable Gate Arrays (FPGA's)
fabrikant Intel
searje Cyclone® VE
wrap tray
Produkt status Aktyf
DigiKey is programmeerber net kontroleard
LAB / CLB nûmer 29080
Oantal logyske eleminten / units 77000
Totaal oantal RAM bits 5001216
I/O 數 240
Voltage - Power supply 1.07V~1.13V
Ynstallaasje type Surface adhesive type
Operating temperatuer -40°C ~ 100°C(TJ)
Pakket / húsfesting 484-BGA
Vendor komponint encapsulation 484-FBGA (23x23)
Produkt master nûmer 5CEFA5

Produkt Yntroduksje

De Cyclone® V-apparaten binne ûntworpen om tagelyk de krimpende enerzjyferbrûk, kosten en tiid-to-merkeasken te foldwaan;en de tanimmende bânbreedte easken foar hege folume en kosten-gefoelige applikaasjes.Ferbettere mei yntegreare transceivers en hurde ûnthâldkontrôles, binne de Cyclone V-apparaten geskikt foar tapassingen yn 'e yndustriële, draadloze en draadline, militêre en automerken.

Produkteigenskippen

Technology

  • TSMC's 28-nm low-power (28LP) prosestechnology
  • 1,1 V kearn spanning
Ferpakking
  • Wirebond leechhalogen pakketten
  • Meardere apparaatdichtheden mei kompatibele pakketfuotprinten foar naadleaze migraasje tusken ferskate apparaatdichtheden
  • RoHS-konforme en leaded opsjes
FPGA-stof mei hege prestaasjes
  • Ferbettere 8-ynput ALM mei fjouwer registers
Ynterne ûnthâld blokken
  • M10K—10-kilobits (Kb) ûnthâldblokken mei sêfte flaterkorreksjekoade (ECC)
  • Memory logic array block (MLAB) - 640-bit ferspraat LUTRAM wêr't jo oant 25% fan 'e ALM's kinne brûke as MLAB-ûnthâld
Ynsletten Hard IP blokken
 
  • Native stipe foar maksimaal trije sinjaalferwurkingsnivo's (trije 9 x 9, twa 18 x 18, of ien 27 x 27 multiplier) yn itselde DSP-blok mei fariabele presyzje
  • 64-bit accumulator en kaskade
  • Ynbêde ynterne koeffisientûnthâld
  • Preadder / subtractor foar ferbettere effisjinsje
  • DDR3, DDR2, en LPDDR2 mei 16 en 32 bit ECC-stipe
  • PCI Express* (PCIe*) Gen2 en Gen1 (x1, x2, of x4) hurde IP mei multyfunksjonele stipe, einpunt en rootpoarte
Konfiguraasje
  • amper-beskerming - wiidweidige ûntwerpbeskerming om jo weardefolle IP-ynvestearingen te beskermjen
  • Ferbettere avansearre fersifering standert (AES) design feiligens funksjes
  • CvP
  • Dynamyske rekonfiguraasje fan de FPGA
  • Aktive serial (AS) x1 en x4, passive serial (PS), JTAG, en fast passive parallel (FPP) x8 en x16 konfiguraasje opsjes
  • Ynterne waskmasine (2)
  • Diellike rekonfiguraasje (3)

  • Foarige:
  • Folgjende:

  • Skriuw jo berjocht hjir en stjoer it nei ús